Обоснование выбора схем блока вычитания и преобразователя кодов

Поскольку к схемам БВ и ПК не предъявляется особых требований в части быстродействия, то их можно построить по известным схемам на основе многоразрядного параллельного сумматора [1]. Вычитание производится как сложение с отрицательным числом в дополнительном коде. Так как дополнительный код отрицательного числа образуется путем его поразрядной инверсии с последующим добавлением единицы, то схема БВ (рис.2.15) включает блок инверторов разрядов вычитаемого, добавление единицы выполняется по входу переноса сумматора. В схеме использован 6-разрядный сумматор, чтобы учитывать знаки слагаемых (0 - положительное число, 1 - отрицательное число). Это позволяет получить правильный знак результата вычитания на старшем 6-ом выходе сумматора.

Поскольку операции преобразования прямого кода числа в дополнительный код и обратного преобразования дополнительного кода числа в прямой код идентичны, то схема ПК производит по существу сложение разности Δ с нулем, учитывая знак разности. С этой целью ПК снабжен блоком управляемых инверторов, которыми служат вентили ИСКЛЮЧАЮЩЕЕ ИЛИ.

Прочтите также:

Устройство сбора информации
Ушедший век, а с ним и тысячелетие, ознаменован величайшими достижениями человечества в области совершенствования орудий труда. Небезуспешным творением человека стало изобретение компью ...

Усилители звуковых частот
Усилительные устройства актуальны были всегда. И в нынешнем, современном мире они все также находят достойное место среди другой аппаратуры. Усилители широкополосные, импульсные, осцилло ...

Экранированная катушка индуктивности рабочая частота – 5 МГц; индуктивность - 20 мкГн
Катушка индуктивности является элементом радиоэлектронных средств, функционирование которой определяется эффектом перехода энергии электрического поля в энергию магнитного поля вследстви ...

Основные разделы

Copyright © 2008 - 2019 www.techmatch.ru